侵權投訴
訂閱
糾錯
加入自媒體

512 GB/s!新思科技推出完整PCIe 7.0解決方案

近日,全球領先的半導體解決方案提供商新思科技(Synopsys)重磅推出了業界首個完整的PCIe 7.0 IP解決方案,該方案涵蓋了控制器、IDE安全模塊、PHY和驗證IP等核心組件。

此項創新旨在助力芯片制造商滿足計算密集型人工智能工作負載中對于數據傳輸的極高帶寬和極低延遲要求,同時確保廣泛的生態系統互操作性。

方案亮點

- 業界唯一完整的PCIe 7.0 IP解決方案,包括控制器,IDE安全模塊,PHY和驗證IP,可實現高達512 GB/s的數據傳輸

- 預先驗證的PCIe 7.0控制器和PHY IP提供低延遲數據傳輸,與之前的版本相比,在保持信號完整性的同時,功率效率提高了50%

- 用于PCIe 7.0的Synopsys IDE安全模塊,通過控制器IP預先驗證,提供數據機密性,完整性和針對惡意攻擊的重播保護

- 該解決方案建立在二十多年的PCIe IP經驗基礎上,獲得了3000多項設計成功,為硅片的成功提供了低風險的途徑

隨著大型語言模型對計算能力的需求呈爆炸性增長,數據中心需要更快速、更可靠地處理數萬億個參數。

新思科技的PCIe 7.0 IP解決方案,在x16配置下實現了高達512 GB/s的雙向安全數據傳輸,有效解決了人工智能工作負載的數據瓶頸問題。

這一業界唯一的基于PCIe標準的解決方案,將于2024年6月12日至13日在圣克拉拉舉行的PCI-SIG DevCon上進行全球首次展示。

Synopsys IP營銷和戰略高級副總裁John Koeter表示:“作為接口IP的領先供應商,新思科技持續為設計人員提供最新、最先進的接口技術,以滿足計算密集型設計的嚴苛需求。我們的PCIe 7.0 IP解決方案將為客戶提供一個完整的、基于標準的平臺,使他們能夠盡早開始下一代高性能計算和人工智能設計,并加速邁向硅的成功之路!

新思科技的PCIe 7.0 IP解決方案不僅降低了AI和HPC網絡芯片的集成風險,還符合不斷演進的標準,將互連電源效率提高了50%,并在相同芯片周長下實現了兩倍于前幾代PCIe的互連帶寬。其控制器IP支持低延遲、高帶寬鏈接,提供完整的端點到根復雜解決方案,同時支持向后兼容所需的所有功能。

此外,Synopsys PCIe 7.0 PHY IP以高達每通道128 Gb/s的速度提供了出色的信號完整性,并與CXL控制器IP解決方案無縫集成。其IDE安全IP則提供了機密性、完整性和重播保護,有效抵御硬件級攻擊。

同時,PCIe 7.0驗證IP和硬件輔助驗證解決方案通過內置協議檢查以及控制器和PHY的多種配置,加速了驗證和驗證結束的過程。

新思科技還為高性能計算SoC設計提供了業界最廣泛的高速接口IP產品組合,包括完整、安全的IP解決方案、1.6T/800G以太網、CXL和HBM等。憑借廣泛的互操作性測試、全面的技術支持和強大的IP性能,新思科技助力設計人員加速芯片的成功和生產。

值得一提的是,具備IDE安全性和針對高級工藝的PHY IP的新思PCIe 7.0控制器預計將于2025年初全面上市。

在即將到來的PCI-SIG開發者大會上,新思科技還將展示其PCIe 7.0 IP生態系統的強大互操作性,與Keysight Technologies、Samtec和Teledyne LeCroy等多家合作伙伴共同展示PCIe 7.0 PHY IP電光電學(E-O-E) TX到RX在128Gb/s速度下的運行,以及通過FLIT傳輸成功的根復核到端點連接。

聲明: 本網站所刊載信息,不代表OFweek觀點?帽菊靖寮,務經書面授權。未經授權禁止轉載、摘編、復制、翻譯及建立鏡像,違者將依法追究法律責任。

發表評論

0條評論,0人參與

請輸入評論內容...

請輸入評論/評論長度6~500個字

您提交的評論過于頻繁,請輸入驗證碼繼續

暫無評論

暫無評論

光通訊 獵頭職位 更多
文章糾錯
x
*文字標題:
*糾錯內容:
聯系郵箱:
*驗 證 碼:

粵公網安備 44030502002758號

国产视频在